截图
简介
这是一个关于共模反馈电路设计PPT课件,包括了概述,一级运放,两级运放,增益的提高,共模反馈,输入范围限制,转换速率,电源抑制,运放的噪声等内容,提纲 1、概述 2、一级运放 3、两级运放 4、增益的提高 5、共模反馈 6、输入范围限制 7、转换速率 8、电源抑制 9、运放的噪声 “运算放大器(运放)” 高增益的差动放大器增益范围在10-105,增益的大小根据闭环电路的精度要求选取。 20多年前运放被设计成通用的模块,例如高增益、高输入阻抗、低输出阻抗。现在在各参数之间折中。 9.1 性能参数 输出摆幅 大信号频率特性 基本电路结构 套筒式共源共栅运放(telescopic cascode op amp)折叠共源共栅运放(folded cascode op amp)折叠共源共栅运放(续)折叠共源共栅运放(续)折叠共源共栅运放(续)3、两级运放 在一些应用中,共源共栅放大器提供的增益和输出摆幅均不满足要求。例如,助听器的运放必须在0.9V的低电压下工作,而单端输出摆幅大到0.5V. 因此我们寻找两级运放 3、两级运放基本电路结构4、增益的提高Gm,Rout 注意一个问题: 高增益差动共源共栅级结构 高增益差动共源共栅级结构(续),欢迎点击下载共模反馈电路设计PPT课件哦。
共模反馈电路设计PPT课件是由红软PPT免费下载网推荐的一款仪器设备PPT类型的PowerPoint.
提纲 1、概述 2、一级运放 3、两级运放 4、增益的提高 5、共模反馈 6、输入范围限制 7、转换速率 8、电源抑制 9、运放的噪声 “运算放大器(运放)” 高增益的差动放大器增益范围在10-105,增益的大小根据闭环电路的精度要求选取。 20多年前运放被设计成通用的模块,例如高增益、高输入阻抗、低输出阻抗。现在在各参数之间折中。 9.1 性能参数 输出摆幅 大信号频率特性 基本电路结构 套筒式共源共栅运放(telescopic cascode op amp) 折叠共源共栅运放(folded cascode op amp) 折叠共源共栅运放(续) 折叠共源共栅运放(续) 折叠共源共栅运放(续) 3、两级运放 在一些应用中,共源共栅放大器提供的增益和输出摆幅均不满足要求。例如,助听器的运放必须在0.9V的低电压下工作,而单端输出摆幅大到0.5V. 因此我们寻找两级运放 3、两级运放基本电路结构 4、增益的提高 Gm,Rout 注意一个问题: 高增益差动共源共栅级结构 高增益差动共源共栅级结构(续) 5、共模反馈 首先回答几个问题 5、共模反馈电路的失配使电路产生“共模误差” 右图的pmos电流源做负载的电路的共模电平不容易确定失配使电流出现误差,进而影响晶体管的工作状态(脱离饱和区) CM不能通过差动反馈达到稳定。 CMFB:检测输出共模电平同一个参考电压比较将误差送回放大器偏置网络首先分析如何检测输出共模电平 检测输出共模电平 检测输出共模电平(续) 总结 检测输出共模电平一共有三种方法 控制共模电平 控制共模电平(续) 控制共模电平(续) 控制共模电平(续) 6、输入范围限制大的共模输入范围 大的共模输入范围(续) 7、转换速率转换速率(压摆率):输入阶跃信号幅度很大时,实际的输出表现具有近似为常数的斜率,该常数定义为转换速率。 处理大信号时,运放工作于非线性区 处理正弦信号V0sinω0t 8、电源抑制电源抑制比(PSRR):从输入到输出的增益除以从电源到输出的增益。性能比较一级运放设计实例(optional)约束条件电源电压工艺温度 设计步骤 1.由已知的CL并根据转换速率的要求(或功耗要求)选择ISS(I5)的范围; 2.计算满足频率要求的Rout范围,否则,改变ISS; 3.设计W3/L3( W4/L4 )满足上ICMR(或输出摆幅)要求; 4.设计W1/L1满足增益要求; 5.设计W5/L5满足下ICMR(或输出摆幅)要求; 6.若达不到设计要求,重复上述过程。 设计电流镜负载的MOS差分放大器:VDD=5V,SR≥10V/s,CL=5pF,功耗≤1mW,电压增益=100,1V ≤ ICMR ≤ 4.5V, f-3dB ≥ 100kHz。假定μnCox=110 μA/V2, μpCox=50 μA/V2 ,λn=0.04V-1, λp=0.05V-1(有效沟道长度为0.5 μm时), γ=0,VTHN=| VTHP | =0.7V。
展开